"सदस्य:Neeraj 933/नैण्ड गेट": अवतरणों में अंतर

No edit summary
No edit summary
पंक्ति 15:
|}
 
[[डिजिटल इलेक्ट्रॉनिक्स]] में सात प्रकार के [[लॉजिक गेट]] (तर्क द्वार) होते हैं, उनमें से एक '''नैण्ड गेट''' है। नैण्ड गेट ('''नकार-ऐण्ड''') एक डिजटल तर्क द्वार है जिसके दो या अधिक इनपुट और एक आउटपुट होते है। इसका व्यवहार [[ऐण्ड गेट]] से बिलकुल विपरीत होता है। जब इसके सारे इनपुट को लॉजिक हाइ (1) दिया जाय तब इसका आउटपुट लॉजिक लो (0) होता है और अन्य संयोजन में इसका आउटपुट लॉजिक हाइ (1) होता है। इसके विशेषताओं के कारण इसे सार्वभौमिक तर्क द्वार (यूनिवर्सल लॉजिक गेट) भी कहा जाता है, जिससे अन्य लॉजिक गेटों का निर्माण बडी आसानी से किया जा सकता है।
 
इसके इनपुट A और B है तो आउटपुट Y={{overline|A.B}} होता है। अगर दो से अधिक इनपुट हो तो इसका आउटपुट Y={{overline|A.B.C......}} होता है। इस गेट का व्यवहार ट्रुथ टेबल में दिखया गया है जिसमे दो इनपुट और एक आउटपुट है। इलेक्ट्रॉनिक्स में लॉजिक हाइ (1) का अर्थ +५ [[वोल्ट]] (+5v) है और लॉजिक लो (0) का अर्थ ० [[वोल्ट]] (0v) है।
 
[[डिजिटल इलेक्ट्रॉनिक्स]] में नैण्ड गेट बहुत महत्व्पूर्ण है क्योंकि किसी भी बूलियन फंक्शन को कुछ नैण्ड गेट के संयोजन से कार्यान्वित किया जा सकता है। इस गुण को कार्यात्मक पूर्णता कहा जाता है। डिजिटल सिस्टम के कुछ तर्क सर्किट इस गेट के कार्यात्मक पूर्णता का लाभ उठाते है।
 
{| align=right style="text-align:center"
पंक्ति 43:
 
== हार्डवेयर का विवरण और पिन आरेख ==
नैण्ड गेट सार्वभौमिक तर्क द्वरों में से एक है, और यह [[ट्रांजिस्टर-ट्रांजिस्टर लॉजिक|टीटीएल]] ([[ट्रांजिस्टर-ट्रांजिस्टर लॉजिक]]) और [[सीएमओएस (CMOS)|सीएमओएस]] (कॉम्प्लिमेंटरी मेटल ऑक्साइड सेमीकंडक्टर) [[एकीकृत परिपथ|आईसी]] के रूप में पहचाने जाते हैं। इन दोनो [[एकीकृत परिपथ|आईसी]] में तर्क द्वारों की व्यवस्ठा बहुत अलग है। [[ट्रांजिस्टर-ट्रांजिस्टर लॉजिक|टीटीएल]] [[एकीकृत परिपथ|आईसी]] में केवल ५ [[वोल्ट]] प्रदान किया जा सकता है और [[सीएमओएस (CMOS)|सीएमओएस]] [[एकीकृत परिपथ|आईसी]] में १५ [[वोल्ट]] तक प्रदान किया जा सकता है।
 
{| style="margin:auto; text-align:center;"
पंक्ति 50:
|[[Image:4011 Pinout.svg]]
|-
|''यह [[ट्रांजिस्टर-ट्रांजिस्टर लॉजिक|टिटिएल]] 7400 [[एकीकृत परिपथ|आईसी]] है।''
|''यह मानक 4011 [[सीएमओएस (CMOS)|सीएमओएस]] [[एकीकृत परिपथ|आईसी]] है।''
|}
 
== कार्यान्वयन ==
नैण्ड गेट में कार्यात्मक पूर्णता का गुण है। अर्थात किसी भी तर्क द्वार का निर्माण इस गेट से किया जा सकता है। इससे एक पूरे प्रोसेसर को केवल नैण्ड गेट के उपयोग से बनाया जा सकता है। और नैण्ड [[ट्रांजिस्टर-ट्रांजिस्टर लॉजिक|टीटीएल]] [[एकीकृत परिपथ|आईसी]] को बनाने में नॉर गेट से भी कम [[ट्रांजिस्टर]] के उपयोग से बनाया जाकिया सकताजाता है।
 
प्रस्तुत चित्रों में नैण्ड गेट को कार्यान्वित करने के लिये [[डायोड]], [[ट्रांजिस्टर]], मल्टीप्ल-एमिटर ट्रांजिस्टर और [[मॉसफेट]] का उपयोग किया गया है।
 
{| style="margin:auto; text-align:center;"
पंक्ति 227:
|-
|''नैण्ड गेट की तुल्यता बबल्ड ऑर गेट के रूप में''
|''नैण्ड गेट की तुल्यता [[इन्वर्टर (लॉजिक गेट)|नॉट गेट]] और [[ऑर गेट]] के साथ''
|-
| colspan="2" style="text-align:center;"|
पंक्ति 245:
 
== नैण्ड गेट के विकल्प ==
अगर आपके पास नैण्ड गेट उपलब्ध नही हो तो बुनियादी तर्क द्वार और [[नॉर गेट]] की सहाय्ता से नैण्ड गेट का निर्माण किया जा सकता है।
{| align=center style="text-align:center"
|-
पंक्ति 254:
|''[[नॉर गेट]] द्वारा नैण्ड गेट का निर्माण''
|}
 
== अनुप्रयोग ==
नैण्ड गेट का उपयोग लगभग सभी डिजिटल सर्किट के निर्माण में किया जाता है, जैसे
* [[फ्लिप-फ्लॉप]]
* [[अंकगणितीय तर्क इकाई]]
* एनकोडर और डिकोडर
* स्मृति उपकरण
* [[प्रोसेसर]]
* अन्य [[संयोजन तर्क|संयोजन]] और [[अनुक्रमिक लॉजिक|अनुक्रमिक]] तर्क सर्किट
 
== यह भी देखें ==
Line 269 ⟶ 278:
* Mano, M. Morris and Charles R. Kime. ''Logic and Computer Design Fundamentals, Third Edition.'' Prentice Hall, 2004. p. 73.
* Nisan, N. & Schocken, S., 2005. In: From NAND to Tetris: Building a Modern Computer from First Principles. s.l.:The MIT Press, p. 20. Available at: http://www.nand2tetris.org/chapters/chapter%2001.pdf
* {{cite book | last =Lancaster | first =Don | authorlink = Don Lancaster| title = TTL Cookbook | publisher = Howard W Sams| edition = 1st | year = 1974 | location =Indianapolis, IN | pages = 126–135| isbn =0-672-21035-5}}
== बाहरी कडियाँ ==
Line 275 ⟶ 283:
* [http://www.fullchipdesign.com/drive_xor_nand_interview.htm Steps to Derive XOR from NAND gate.]
* [http://teahlab.com/nand_gate/ NAND Gate], Demonstrate an interactive simulation of the NAND Gate circuit created with Teahlab's simulator.
* [http://faculty.kfupm.edu.sa/COE/elrabaa/coe200/Lessons/Lesson2_6.pdf]