इंटेल चिपसेटों की सूची

यह लेख इंटेल द्वारा निर्मित मदरबोर्ड चिपसेट की एक सूची प्रदान करता है, जिन्हें तीन मुख्य श्रेणियों में विभाजित किया गया है: वे जो इंटरकनेक्शन (4xx श्रृंखला) के लिए पीसीआई बस का उपयोग करते हैं, वे जो विशेष "हब लिंक्स" (8xx श्रृंखला) का उपयोग करके कनेक्ट होते हैं, और वे जो PCI एक्सप्रेस (9xx सीरीज़) का उपयोग करके कनेक्ट होते हैं। चिपसेट को कालानुक्रमिक क्रम में सूचीबद्ध किया गया है।

पेंटियम डुअल-कोर माइक्रोप्रोसेसर के साथ इंटेल i945GC नॉर्थब्रिज

चिपसेट के आने से पहले की स्थिति

संपादित करें

प्रारंभिक IBM XT संगत मदरबोर्ड में चिपसेट नहीं था, बल्कि वे इंटेल द्वारा निर्मित TTL संग्रह पर निर्भर होते थे:।[1]

प्रारंभिक चिपसेट

संपादित करें

ICयो की एक छोटी सन्ख्या में एक मेनबोर्ड पर होने वाले आवश्यक कार्यों को एकीकृत करने के लिए, इंटेल ने अपने इंटेल 80286 और इंटेल 80386SX प्रोसेसर के लिए ZYMOS POACH चिपसेट को लाइसेंस दिया (the 82230/82231 High Integration AT-Compatible Chip Set). इंटेल 386SX को समर्थन(support) प्रदान करने के लिए इस चिपसेट का उपयोग एक 82335 हाई-इंटीग्रेशन इंटरफेस डिवाइस के साथ किया जा सकता है।[2]

प्रारंभिक इंटेल चिपसेट की सूची में शामिल हैं:[3][4]

  • 82091AA EISA/ISA - Advanced Integrated Peripheral (AIP), includes: floppy disk controller, 2× UARTs, parallel port, IDE controller, oscillator, etc.[5]
  • 82310 MCA - announced in April 1988.[6] Includes: 82306 Local Channel Support Chip, 82307 DMA Controller/Central Arbiter, 82308 Micro Channel Bus Controller, 82309 Address Bus Controller, 82706 VGA Graphics Controller.[2]
  • 82350 EISA - announced in September 1988.[7][8]
  • 82311 MCA - announced in November 1988.[9][10] Includes: 82303 and 82304 Local I/O Channel Support Chips, 82307 DMA Controller/Central Arbiter, 82308 Micro Channel Bus Controller, 82309 Address Bus Controller, 82706 VGA Graphics Controller, 82077 Floppy Disk Controller.[2][8]
  • 82320 MCA - announced in April 1989.[11]
  • 82340SX PC AT - announced in January 1990, it is the Topcat chipset licensed from VLSI.[12]
  • 82340DX PC AT - announced in January 1990, it is the Topcat chipset licensed from VLSI.[12]
  • 82360SL - announced in October 1990.[13] It was a chipset for the mobile 80386SL and 80486SL processors. It integrated DMA controller, an interrupt controller PIC, serial and parallel ports, and power-management logic for the processor.
  • 82350DT EISA - announced in April 1991.[14]
Chipset Code Name Part Numbers South Bridge Release Date Processors FSB SMP Memory types Max. memory Parity/ECC L2 Cache Type PCI support
420TX Saturn 82424TX, 82423TX SIO November 1992 V 486 Up to 33 MHz नहीं FPM 128 MB[15] Parity Async. 1.0
420ZX Saturn II 82424ZX, 82423TX March 1994 5 V/3.3 V 486 160 MB 2.1
420EX Aries 82425EX 82426EX Up to 50 MHz 128 MB 2.0


  1. Michael H. Tooley (2005). PC Based Instrumentation and Control. Elsevier. पृ॰ 32. आई॰ऍस॰बी॰ऍन॰ 9780750647168.
  2. "1989 Intel Microprocessor and Peripheral Handbook Vol 1". Internet Archive. मूल से 2016-07-03 को पुरालेखित. अभिगमन तिथि 2016-08-18.
  3. "Archived copy" (PDF). मूल (PDF) से 2008-09-10 को पुरालेखित. अभिगमन तिथि 2008-09-02.सीएस1 रखरखाव: Archived copy as title (link)
  4. "Time Line 1980-1989". मूल से 13 जनवरी 2012 को पुरालेखित. अभिगमन तिथि 2012-01-14.
  5. "82091AA ADVANCED INTEGRATED PERIPHERAL (AIP)". मूल से 2014-01-16 को पुरालेखित. अभिगमन तिथि 2013-08-02.
  6. Moran, Tom (April 25, 1988). "PS/2 Model 80 Clones Based on Intel Chipset". InfoWorld. पृ॰ 1. मूल से June 27, 2014 को पुरालेखित. अभिगमन तिथि October 15, 2016.
  7. Moran, Tom; Scannel, Ed (September 26, 1988). "New EISA Features Set It Apart From the AT Bus". InfoWorld. पृ॰ 23. मूल से June 27, 2014 को पुरालेखित. अभिगमन तिथि October 15, 2016.
  8. Brownstein, Mark (November 13, 1989). "Uncorking the future". InfoWorld. पृ॰ 101. मूल से June 27, 2014 को पुरालेखित. अभिगमन तिथि October 15, 2016.
  9. Marshall, Martin (November 14, 1988). "MCA Multiprocessing In the Works at Intel". InfoWorld. पृ॰ 1. मूल से February 27, 2017 को पुरालेखित. अभिगमन तिथि October 15, 2016.
  10. "Intel Introduces the Second Generation Micro Channel Chip Set". November 29, 1988. गायब अथवा खाली |url= (मदद)
  11. Copeland, Ron (April 17, 1989). "Intel Adds Low-Power 386SX To List of Chip Announcements". InfoWorld. पृ॰ 105. मूल से June 27, 2014 को पुरालेखित. अभिगमन तिथि October 15, 2016.
  12. Copeland, Ron (January 8, 1990). "Intel to Market VLSI Topcat Chips". InfoWorld. पृ॰ 3. मूल से June 27, 2014 को पुरालेखित. अभिगमन तिथि October 15, 2016.
  13. Krohn, Nico (October 15, 1990). "Intel to Introduce 20-MHz Chip Set". InfoWorld. पृ॰ 5. मूल से June 27, 2014 को पुरालेखित. अभिगमन तिथि October 15, 2016.
  14. Fickel, Louise (April 29, 1991). "Intel Debuts EISA Chip Set for Lower Cost 32-Bit Systems". InfoWorld. पृ॰ 28. मूल से June 27, 2014 को पुरालेखित. अभिगमन तिथि October 15, 2016.
  15. When applied to computer memory (RAM or cache) the quantities KB, MB and GB are defined as: 1 KB = 1024 B, 1 MB = 1024 KB, 1 GB = 1024 MB, consistent with the JEDEC memory standard.